1.2 СТРУКТУРНАЯ СХЕМА
Телевизоры «РОЛСЕН», описываемые в настоящем разделе, построены по структурной схеме, приведенной на рис. 1.1.
На этой схеме отображены основные функциональные узлы телевизоров и указаны наименования компонентов (в основном, это интегральные схемы), на которых они реализованы.
Все телевизоры имеют пульт дистанционного управления, построенный на базе ИС SAA3010. Во всех телевизорах для передачи команд дистанционного управления используются инфракрасное (ИК) излучение, т.е. ПДУ имеет излучатель ИК-излучения, а телевизор снабжен ИК-приемником. Система дистанционного управления всех моделей использует способ кодирования команд управления RC-5, который применяется большим числом различных производителей телевизоров. В этом коде команды передаются в виде комбинации импульсов, заполненных поднесущей частотой 36 кГц. Это обеспечивает возможность фильтрации принятых на приемной стороне импульсов с использованием узкополосного фильтра, что повышает помехозащищенность канала передачи и надежность работы системы ДУ.
Все телевизоры имеют одинаковый тракт обработки сигналов. Радиочастотная часть построена с использованием селектора каналов KS-H-134o. Этот селектор имеет сплошную полосу перекрытия от 49 МГц (1-й частотный канал МВ) до 870 МГц (последний, 61-й канал ДМВ), в том числе т.н. «гипер диапазон» (Hyper Band). Используемый селектор каналов имеет напряжение питания 5 В и симметричный выход ПЧ, что повышает устойчивость к высокочастотным наводкам на его выходные цепи. Селектор управляется по шине I2C.
В данном телевизоре применена микросхема ф. PHILIPS – однокристальный процессор TDA9381. Особенностью данной ИС является то, что она объединяет в одном корпусе видеопроцессор и микроконтроллер управления. Это позволяет экономить место на печатной плате и уменьшить количество используемых компонентов, что повышает надежность работы телевизора.
Сигнал ПЧ с селектора каналов подается на вход фильтра на ПАВ, который обеспечивает параметры избирательности телевизора по соседнему каналу и с него – на сигнальную часть однокристального процессора TDA9381. С его выходов сигналы изображения RGB через выходной видеоусилитель управляют кинескопом, а сигналы управления развертками подаются на выходные усилители кадровой и строчной разверток, которые нагружены на отклоняющую систему (ОС) кинескопа.
Схема питания всех телевизоров выполнена на базе интегральной схемы управления TDA4605-2 ф. STM и силового ключа на мощном МДП транзисторе. В схеме питания использован ряд стабилизаторов выходных напряжений: +3,3В, +5В, +8В. В схеме использован импульсный трансформатор, который обеспечивает гальваническую развязку схемы телевизора от питающей сети. Схема питания телевизора содержит также сетевой помехоподавляющий фильтр и схему размагничивания кинескопа.
Параметры настройки телевизора на программы запоминаются в энергонезависимой памяти, которая управляется микроконтроллером. В телевизорах объем энергонезависимой памяти составляет 1024 байт (1 байт соответствует 8-ми двоичным разрядам).
Отличие моделей «стерео» от «моно» заключается в тракте звукового канала. В моделях «стерео» используется звуковой процессор TDA9859 и двухканальный усилитель мощности TDA7057Q вместо TDA7056B.
В остальном, структура построения телевизоров понятна из рис. 1.1.
1.3 ЭЛЕКТРИЧЕСКАЯ ПРИНЦИПИАЛЬНАЯ СХЕМА
При описании электрической схемы телевизора, все ссылки на позиционные обозначения элементов приведены согласно электрической схеме на данные модели телевизоров. Перед подробным рассмотрением электрической принципиальной схемы телевизоров будет представлено описание интегральной схемы ф. PHILIPS TDA9381.
1.3.1 МИКРОСХЕМА TDA9381 – ОДНОКРИСТАЛЬНЫЙ ПРОЦЕССОР ОБРАБОТКИ СИГНАЛОВ И МИКРОКОНТРОЛЛЕР УПРАВЛЕНИЯ
ИС TDA9381 выполнена по комбинированной технологии – т.н. BIMOS (биполярной + МДП технологии). Это позволило оптимально решить проблемы функциональной сложности микросхемы и ее энергопотребления. Она выполнена в пластмассовом 64-выводном корпусе DIP, в котором, для уменьшения размеров корпуса, использован малый шаг расположения выводов – 1,778 мм вместо обычного шага для DIP корпусов – 2,54 мм.
TDA9381 имеет два напряжения питания: +8В для питания видеопроцессора (выводы 14 и 39), которое может находиться в пределах от +7,2В до +8.4В, суммарное потребление по этим выводам составляет примерно 135мА; и +3.3В для питания цифровой части видеопроцессора и микроконтроллера (выводы 54 – питание задающего генератор, АЦП, цифровой части видеопроцессора; 56 – цифровое питание ядра микроконтроллера и 61 – питание портов микроконтроллера) с пределами от +3В до +3.6В и типовым потреблением около 60мА.
Микросхема не требует внешних подстроечных элементов для установки режимов ее работы. Все входные параметры, определяющие режимы ее работы, записываются микроконтроллером во внутренние регистры ИС, а внутренняя схема управления использует эти данные для включения того или иного режима. Аналогично, текущее состояние микросхемы TDA9381, т.е. ее выходные параметры, используемые микроконтроллером управления, также записываются в регистры и доступны для чтения микроконтроллером. Это такие параметры как наличие/отсутствие сигнала на входах, текущая расстройка относительно частоты канала (выход детектора АПЧГ), принимаемая система цветности и др. Обмен данными между видеопроцессорной частью ИС TDA9381 и частью микроконтроллера управления осуществляется внутри ИС по шине I2C.
Микросхема включает в себя следующие функциональные узлы:
усилитель ПЧ изображения с симметричным входом;
синхронный демодулятор видеосигналов с ФАПЧ;
детектор АРУ, как для позитивной, так и для негативной модуляции;
схему управления усилением селектора каналов;
частотный детектор схемы АПЧГ;
предварительный усилитель видеосигналов с электронной регулировкой яркости, контрастности и насыщенности изображения;
входы и коммутаторы внешних видео и аудиосигналов, в том числе S-VHS;
усилитель-ограничитель ПЧ звука, автоматический звуковой демодулятор с ФАПЧ, предварительный усилитель НЧ с электронной регулировкой усиления;
схему строчной синхронизации с двумя контурами регулирования частоты и фазы строчной развертки;
схему автоматической калибровки строчного и кадрового задающего генератора в отсутствии телевизионного сигнала;
схему кадровой синхронизации, с автоматическим переключением стандарта 50/60 Гц;
схемы управления строчной и кадровой разверткой;
декодер систем PAL/SECAM/NTSС с автоматическим переключением стандарта;
«цветовые» фильтры – полосовые и режекторные, с автоматической настройкой под нужную систему цветности;
линию задержки яркостного сигнала с подстройкой в зависимости от стандарта цветности;
две линии задержки видеосигналов цветности на строку;
схему выключения звука в отсутствии сигнала;
линейные входы для сигналов RGB с регулировкой яркости и контраста;
схема микроконтроллера;
Структурная схема ИС TDA9381 представлена на рис 1.2.
Ниже в этом разделе будет представлено подробное описание основных входящих в состав ИС TDA9381 функциональных узлов и описана их работа.
|